关于CMOS数字电路的输入输出之间串电阻的问题.我看有的人设计CMOS数字电路,前级的输出与后级输入之间串联一个电阻,通常为10k.而且在后级输入 引脚加一个100nF电容.我感觉这样的电路芯片不

来源:学生作业帮助网 编辑:作业帮 时间:2024/11/17 16:49:10
关于CMOS数字电路的输入输出之间串电阻的问题.我看有的人设计CMOS数字电路,前级的输出与后级输入之间串联一个电阻,通常为10k.而且在后级输入 引脚加一个100nF电容.我感觉这样的电路芯片不
xUn"Gc'[YD."_0&Xy,k01403`cwcMwǤnUʿS`mVQ$ A}{ι彃}:}/jCꓚxV ug6>#nqݍ aehpPs^mc+Ȱj~JE*Y[ӅV|Ώ esJwTIKdhh"}z98t7hTޓ, {?_,_AQ3ѤgmNckzh^RD11ފؒ3Oҹ*$7Te3ʅ6@ވhFFE{h8U֍vZs`"է%j.-p =W7I32O CjK2hs#Jˍصa c]Qy>lݿ-Yʾg]( MV(-8:iYh;$64@>c2_\3Dm,3ȵcJ7B*02lG$k>9 P1Gix1(Pڃfks 56% thEc_<&%X*J+#?3>٬Kӯ|=ٗ).QpW` 4cϿ6tܨ/"74.Z&Ƞ Ӓ4G>9vHҵP PxL?1,BvȁL% MfܶYXuɽ(r|dyaVx2 pR3ޮ_>|O?

关于CMOS数字电路的输入输出之间串电阻的问题.我看有的人设计CMOS数字电路,前级的输出与后级输入之间串联一个电阻,通常为10k.而且在后级输入 引脚加一个100nF电容.我感觉这样的电路芯片不
关于CMOS数字电路的输入输出之间串电阻的问题.
我看有的人设计CMOS数字电路,前级的输出与后级输入之间串联一个电阻,通常为10k.而且在后级输入 引脚加一个100nF电容.我感觉这样的电路芯片不容易坏,工作稳定不易逻辑错误,但有移相的副作用.但有些设计师是直连的.我想问何时 应加电阻和电容,何时采取直连的方式?想听听别人对这两种方式优缺点的看法.
我发现,当传输线较长时不加电容不行.想听听,大师们专家们的高见.我完全是自悟的,不是科班出身.说的准确一点,100nF电容是加在输入引脚与地之间,去耦滤波的.

关于CMOS数字电路的输入输出之间串电阻的问题.我看有的人设计CMOS数字电路,前级的输出与后级输入之间串联一个电阻,通常为10k.而且在后级输入 引脚加一个100nF电容.我感觉这样的电路芯片不
您好:
这个确实要分情况,看不同电路,再决定要不要加电容滤波,还是直接电阻耦合.
1、一般来说长线传输要进行处理的,源端要加长线传输驱动,末端要加滤波,还要考虑信号完整性,决定是否要端接,一般先越长信号畸变越厉害,说白了长线是有感抗的特别是频率越高越明显,那么如果对信号质量有要求,就不要线太长,这时加电容滤波也不行;
2、如果对信号边沿有要求,特别是触发信号,那么是不建议加电容滤波的,加电容会影响边沿使沿变缓,那么这时就直接耦合就好了(或串电阻),但这时不要线太长;
3、还要根据信号的频率去layout,高频要注意干扰处理,这时如果对边沿速率要求不高可以加电容滤波.
先简单说这几点吧,当然这个也不是一两句话能聊明白的,需要在实践中不断摸索,遇到问题可以发出来求助.