1、 对于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为( ).A:0 B:1 C:Qn D:不确定2、图2所示器件是什么类型的集成计数器?( ).A:同步二进制加法 B:异步二进制减法 C:同步十进制

来源:学生作业帮助网 编辑:作业帮 时间:2024/11/15 17:43:37
1、 对于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为( ).A:0 B:1 C:Qn D:不确定2、图2所示器件是什么类型的集成计数器?( ).A:同步二进制加法 B:异步二进制减法 C:同步十进制
xUNA~IL( &1>![lnrT)0~ h1&qgwΙodnyx?rnIe:X+3cI ±YMX,D#vkGT3KEE%`ߘkz7K<.9mb`iPv 7E7ˊ2U,+GMTa4B۴2ahC+#>?\"Gܚ{.b<05^1V}A ;Pa5Ne(JCyNcV!`&[xĖ6ZY/YZuO!2J!]qITf)b}U'Oi"HGԭymz " 4:ƀ/! OSߒnDΥΨ2iܢy"Z+gOB,0Dvhh؊Y Z{F:0G؇ŬiY-X@'SgSOh_Eգ#wE%Nƹkrs~/{]8?7:_JpZ]I!MIk,Oo$ UH{!"t&ݒ$!%p4p+O#Ѵޅ/7S&&̿GP!o ВvyIy u"+twdɼЭOs3\~>

1、 对于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为( ).A:0 B:1 C:Qn D:不确定2、图2所示器件是什么类型的集成计数器?( ).A:同步二进制加法 B:异步二进制减法 C:同步十进制
1、 对于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为( ).A:0 B:1 C:Qn D:不确定
2、图2所示器件是什么类型的集成计数器?( ).
A:同步二进制加法 B:异步二进制减法 C:同步十进制加法 D:异步十进制加法
3、可以明显改善输出波形边沿的电路是( ).
A:多谐振荡器 B:施密特触发器 C:单稳态触发器 D:定时器
4、下列说法不正确的是( ).
A:时序电路与组合电路具有不同的特点,因此其分析方法和设计方法也不同       B:时序电路任意时刻的状态和输出均可表示为输入变量和电路原来状态的逻辑函数       C:用包含输出与输入逻辑关系的函数式不可以完整地描述时序电路的逻辑功能       D:用包含输出与输入逻辑关系的函数式可以完整地描述时序电路的逻辑功能
5、有一个或非门构成的RS触发器,欲使该触发器保持原态,则输入信号应为( ).  A:S=R=0 B:S=R=1 C:S=1,R=0  D:S=0,R=1 
6、在555定时器组成的三种电路中,能自动产生周期为T=0.7(R1+2R2)C的脉冲信号的电路是( ).
A、多谐振荡器; B、单稳态触发器;
C、施密特触发器; D、双稳态触发器

1、 对于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为( ).A:0 B:1 C:Qn D:不确定2、图2所示器件是什么类型的集成计数器?( ).A:同步二进制加法 B:异步二进制减法 C:同步十进制
1、 对于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为( a). A:0 B:1 C: Qn
D:不确定
2、图2所示器件是什么类型的集成计数器?( 无图).
A:同步二进制加法 B:异步二进制减法 C:同步十进制加法 D:异步十进制加法
3、可以明显改善输出波形边沿的电路是( B ).
A:多谐振荡器 B:施密特触发器 C:单稳态触发器 D:定时器
4、下列说法不正确的是( D ).
A:时序电路与组合电路具有不同的特点,因此其分析方法和设计方法也不同 B:时序电路任意时刻的状态和输出均可表示
为输入变量和电路原来状态的逻辑函数 C:用包含输出与输入逻辑关系的函数式不可以完整地描述时序电路的逻辑功能
D:用包含输出与输入逻辑关系的函数式可以完整地描述时序电路的逻辑功能
5、有一个或非门构成的RS触发器,欲使该触发器保持原态,则输入信号应为( a ). A:S=R=0 B:S=R=1
C:S=1,R=0  D:S=0,R=1
6、在555定时器组成的三种电路中,能自动产生周期为T=0.7(R1+2R2)C的脉冲信号的电路是( a ).
A、多谐振荡器; B、单稳态触发器;
  C、施密特触发器; D、双稳态触发器