芯片有引脚悬空时,为什么有上拉电阻的是高电平,有下拉电阻的是低电平?

来源:学生作业帮助网 编辑:作业帮 时间:2024/07/03 08:42:17
芯片有引脚悬空时,为什么有上拉电阻的是高电平,有下拉电阻的是低电平?
x_N@/<@kKI(X1RZ8;'E>|UQqq(Y~>J|BG 3 n"{EfѻGX|([L4ILJt6.lJOb<V&Йb.M`U&Ek31wyxL!H0r4ÛnuNAoWk;I.aQTF ,:]uRIGQRi8S)+1~Z -s:&2@ֶkCÀd{n0<9^l;Ow!=}jFpMF&C=xTLݾ)7

芯片有引脚悬空时,为什么有上拉电阻的是高电平,有下拉电阻的是低电平?
芯片有引脚悬空时,为什么有上拉电阻的是高电平,有下拉电阻的是低电平?

芯片有引脚悬空时,为什么有上拉电阻的是高电平,有下拉电阻的是低电平?
引脚悬空不用时,为了让他不产生(或接收)辐射影响电路正常工作状态,一般需要接上拉电阻或下拉电阻,接哪种还是不必接,由芯片生产厂商提供.接上拉电阻是接在电源上,接下拉电阻是接在地上.生产设计者希望该引脚悬空时为高电平,不影响其他引脚,就需要接上拉电阻;若引脚悬空时希望此脚为底电平,就需要接下拉电阻.若引脚悬空时为高、低电平都不影响芯片工作,则不需要接电阻.