用2片74LS138和74LS20、74LS30完成2个2位二进制数的加、乘及大小比较电路设计.设计要求用控制信号选择加、乘及大小比较.写出设计步骤并画出所设计电路图仿真电路并测试其功能.

来源:学生作业帮助网 编辑:作业帮 时间:2024/11/29 13:44:36
用2片74LS138和74LS20、74LS30完成2个2位二进制数的加、乘及大小比较电路设计.设计要求用控制信号选择加、乘及大小比较.写出设计步骤并画出所设计电路图仿真电路并测试其功能.
x){>evs`Ccz@,# u=:&=ٱ'z^c۳jyڵO.YtCS^k~>e_bB=bY㳍M@۞-/:ueӶOwA?[%Own{>e7PYgDb||(wg[_uӮ/$`k} owB_`g3;74%'U!49;T#9'['3O'D,WPZFF[X*dAĀ A "Z5&'V;hՄa_\g L

用2片74LS138和74LS20、74LS30完成2个2位二进制数的加、乘及大小比较电路设计.设计要求用控制信号选择加、乘及大小比较.写出设计步骤并画出所设计电路图仿真电路并测试其功能.
用2片74LS138和74LS20、74LS30完成2个2位二进制数的加、乘及大小比较电路设计.
设计要求
用控制信号选择加、乘及大小比较.
写出设计步骤并画出所设计电路图
仿真电路并测试其功能.

用2片74LS138和74LS20、74LS30完成2个2位二进制数的加、乘及大小比较电路设计.设计要求用控制信号选择加、乘及大小比较.写出设计步骤并画出所设计电路图仿真电路并测试其功能.
moudle fuck_u(clk,in,out);
input clk;
input [8:0] in;
output [9:0] out;
reg [9:0] out=0;
always@(posedge clk)
out