PCI总线的数据传输速度与CPU和时钟频率密切相关?

来源:学生作业帮助网 编辑:作业帮 时间:2024/11/28 08:41:54
PCI总线的数据传输速度与CPU和时钟频率密切相关?
xS[n@ݐ@#_O.B`P1@ hM*Li؉!cc3]䘛:o% 3{9jf⃚Ճ}_l.k NNe_^oK79Vu-5"| V񟴈ȓ=tdȦ`W+1-D~?(Qugp$9(ZExRmRvGȾQa>OAOe߫@mUtT 7TGyQ1mTݻb: 3c!ҥ^ᑆ` k⒈;Ubu֩>Ý)ӽC cH#ȾV(J"xZr"Ja{W@ d4 i0Q ."sN! dw,;dyCXٰj-񢥏4C7ɾۈx|cQ5[?63^S

PCI总线的数据传输速度与CPU和时钟频率密切相关?
PCI总线的数据传输速度与CPU和时钟频率密切相关?

PCI总线的数据传输速度与CPU和时钟频率密切相关?
严格的说,不对.PCI总线和主板为各PCI设备提供的带宽有关,带宽过窄会造成显卡等PCI设备性能不能发挥.
CPU时钟频率是CPU的外频乘以它的倍频,一般CPU倍频是锁定的,所以如果你要超频就只能提高外频.外频提高了时钟频率也提高了.
而外频和PCI总线是存在固定定比例的,所以当你提升了外频,PCI总线频率也相应提高了,但是PCI总线是不能一味提高的,和北桥性能有关,过高会造成系统不稳定,而且一般PCI总线带宽是足够的,所以在超频是我们一般锁定PCI总线,让它不随外频提高而提高,不影响CPU超频.
简单的说不是直接相关的.

PCI总线的数据传输速度与CPU和时钟频率密切相关? CPU的内存总线速度(Memory-Bus Speed)、扩展总线速度(Expansion-Bus Speed) 现在指的32位CPU和64位CPU是代表地址总线位数,还是数据总线位数就是字长是32位或64位,代表的是数据总线还是地址总线? 1、8086CPU的一个最基本的总线周期由几个时钟周期组成的?在T1状态8086CPU向总线发出什么信息?这个信息如 主频,外频和倍频主频就是时钟频率,一个cpu制作好了后就是固定的.而外频是数据总线的频率.倍频也是靠一个电路来实现的,按说也是固定的.而 主频=外频*倍频 对于任何一个都没有依附关系. 什么是CPU的时钟周期和时钟频率?时钟周期 指 外频 时钟频率 指 主频 为什么有这两种说法的? 2.设一个SDRAM的数据通路的宽度为64位,CPU总线时钟频率为133MHZ,则该存储器的带宽为________ 说明8086的指令周期、总线周期和时钟周期的区别和关系. 总线周期,时钟周期,指令周期的定义与关系是什么? 、8086CPU的一个最基本的总线周期由几个时钟周期组成的?在T1状态8086CPU向总线发出什么信息?这个信息如何保存?如果主频为5MHZ,请问一个基本的总线周期是多长时间?如果插入2个TW状态则这个总 前端总线FSB是什么意思.是CPU的外频吗? 比如说 金是顿1G/800 后面的800是什么意思还有就是CPU的主频和前端总线是什么意思 信息技术练习----------------选择下列关于CPU的说法正确的是( )A.CPU由运算器和内存储器组成B.CPU的时钟频率决定了计算机执行指令的速度C.CPU的处理字长越长,则处理的数值越准确,但处理的速 总线周期,时钟周期,指令周期的定义与关系同上,没什么要补充的,只是不要长篇大论.一个概念两三句话就行了,不用使用标准语言也行.潜水鸟好像没有回答出总线周期和三者关系.时钟周期是 有关微机原理的3道题目, 8259A最多允许 级级联,三片8259A可管理的中断源最多为 个?一台微机的CPU,其晶振的主振频率为4MHz,二分频后作为CPU的时钟频率.如果该CPU的一个总线周期含有 有关计算机的一些问题,操作系统和用户之间的接口部分是____程序操作系统对进程的管理,实际上在______、作业和进程之间实现调度和转换与CPU直接连接的总线是______.其中传送CPU对存储器和外 数据传输速率和信道数据传输速率的区别是什么?香农与奈氏区别是有无噪声干扰.那么与R=1/T(logN)区别是? PC/104 和 PCI/104 的区别?