为什么集成电路仿真会出现这种结果Fatal Error :The circuit contains a voltage source/inductor loop.不懂为什么!

来源:学生作业帮助网 编辑:作业帮 时间:2024/07/07 04:45:53
为什么集成电路仿真会出现这种结果Fatal Error :The circuit contains a voltage source/inductor loop.不懂为什么!
xRnPwHt]!v\CZ$ !i&() 7/& J]t޽7\ڦAli"wM}]C[FSB{'˒̽9ɉ)Y,(eB* \N*b2$ bӒUTJh_>ѿVh6_")ܓy1!bM%[Wt6TL@6lPĆ7l{ ( 3(rL:_cӣz/֐x\"5{-e߫yYS^7&I# 64)Ov#fEf 'OZ!PL}c_S mӱšґC#lr`떜mӞbI[^9rG}z9wy5}rMÔĢo*\mIB@/E8-OKI)BѤi(n*Uf<#ԳPX

为什么集成电路仿真会出现这种结果Fatal Error :The circuit contains a voltage source/inductor loop.不懂为什么!
为什么集成电路仿真会出现这种结果
Fatal Error :The circuit contains a voltage source/inductor loop.不懂为什么!

为什么集成电路仿真会出现这种结果Fatal Error :The circuit contains a voltage source/inductor loop.不懂为什么!
在直流dc分析过程中,理性电容会被视为开路,理想电感会被视为短路(导线).
既然如此,仿真中如果将理想电源和理想电感,相当于将电源的首尾端接了.这对于电脑程序来说,类似于分母为0的除法,无法正确计算出电源的dc电压和电感的dc电流.
电容也会碰到类似情况.解决的办法就是给电感、电容,有时电源等予以适当的内阻,或干脆不用理想件.

fatal error 没法不管,要不仿真跑不起来。
解决方法就是电感里设置内阻