数字电路的习题电路的功能:每个CTRL正脉冲的上升和下降沿时刻对应数据D的值(电平)若相同,则F输出一个正脉冲(宽度不限),否则保持F=0 从上到下是 CTRL ,D和F.设计这个波形检测电路.

来源:学生作业帮助网 编辑:作业帮 时间:2024/08/11 16:24:44
数字电路的习题电路的功能:每个CTRL正脉冲的上升和下降沿时刻对应数据D的值(电平)若相同,则F输出一个正脉冲(宽度不限),否则保持F=0 从上到下是 CTRL ,D和F.设计这个波形检测电路.
xKOWǿFlMFdU}5sgnUn 1c:)8 <̜3B=z߻Hoy$Sc#ٙ\>;53U=7?#lwc=%R!pr,FxQP8mr SF\U51LT^&BOq7ͺ$'SKWjD1J2ǰkZd$Эzi*QL[KϧC UL˵T QB<^r(즷<0~H|P+x&EJ9lbv6,s|h4>_zP] \Qol/֚<9IL & `P]jj ;P}I{) [|vrp}O1c46w?~`e]~ FMȒyl^" 쇅lU Byy̋tW_axm ywr<| J

数字电路的习题电路的功能:每个CTRL正脉冲的上升和下降沿时刻对应数据D的值(电平)若相同,则F输出一个正脉冲(宽度不限),否则保持F=0 从上到下是 CTRL ,D和F.设计这个波形检测电路.
数字电路的习题
电路的功能:每个CTRL正脉冲的上升和下降沿时刻对应数据D的值(电平)若相同,则F输出一个正脉冲(宽度不限),否则保持F=0
 从上到下是 CTRL ,D和F.






设计这个波形检测电路.

数字电路的习题电路的功能:每个CTRL正脉冲的上升和下降沿时刻对应数据D的值(电平)若相同,则F输出一个正脉冲(宽度不限),否则保持F=0 从上到下是 CTRL ,D和F.设计这个波形检测电路.

D1为上升沿触发,锁存上升沿时D的逻辑值,D2为也为上升沿触发,但在时钟输入端加了方向器,所以变为下降沿触发,锁存的是下降沿时D的逻辑值.G1为同或门,其输出接D3的D端.D3为上升沿触发,但接的是CTRL取反后的信号,所以变为下降沿触发,其中最下面一条路径的三个buffer做延时用,要求此路径延时大于G1门的逻辑延时加上D3触发器D端口的建立时间.此处F输出信号需要再加一个单稳态电路,未画出.