大学数电,

来源:学生作业帮助网 编辑:作业帮 时间:2024/11/19 19:21:26
大学数电,
xNQ_Řثafh& }f6#B[M^MS e0ZШh-E/3{|i_߿ɷ 9lO^Ɯ[ԃPba~"ROÓ3xH/EÓ}ATM 4j M؍ ʛyn4<^mt#.<8rd*W9J Ƈ#KZQu;30?ýv#B3J៮Pq0xߡ× aPI'Un&YJݨ;;ɚvm<)dHi*RO>ŧ++cjJ L OgP3u6? enၩK~o= jFPMR vㄡ{0l3#F MTGP"/=M8iJJtJ_H

大学数电,
大学数电,
 

大学数电,
图a是六进制加法计数器.LD端是低电平有效的置数控制端,当输出信号QdQcQbQa=0101时,与非门输出0,则LD端有效,于是将置数输入端的数置成当时的输出.从图上看,置数输入端DCBA为0000,于是输出QdQcQbQa就被重置为0,置为0之后LD端就无效了,于是正常计数,即每当加法(递增)计数到0101(5)时,就被重置为0,每次都是在0到5之间循环,一共六种状态,所以是六进制.又因为是按1-2-3-4-5规律计数的,所以叫加法计数
图b是九进制加法计数器.RCO是进位输出端,每当计数输出为最大值1111时输出进位1,这时,LD端有效,DCBA被置进去,于是就从0111开始下一个循环的计数.即每个循环都是从0111(7)到1111(15)计数的,一共九种状态,所以是九进制.计数规律仍然是递增的,所以叫加法计数器.